计算机组成原理与汇编语言程序设计习题03

计算机组成原理与汇编语言程序设计习题03

ID:27830340

大小:89.19 KB

页数:7页

时间:2018-12-06

计算机组成原理与汇编语言程序设计习题03_第1页
计算机组成原理与汇编语言程序设计习题03_第2页
计算机组成原理与汇编语言程序设计习题03_第3页
计算机组成原理与汇编语言程序设计习题03_第4页
计算机组成原理与汇编语言程序设计习题03_第5页
资源描述:

《计算机组成原理与汇编语言程序设计习题03》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、计算机组成原理一、填空题(共20个空,每空1分,共20分)1.16位定点整数的补码表示范围为2.定点数一位乘运算中,累加器B中存放o3.动态半导体存储器的集中刷新方式中,在内集中安排若干刷新周期。4.多级存储体系结构屮,采用不同速度、容量和价格的多种存储器件,按层次构成存储系统。各个层次的存储器之间通过有机地合成一个统-的整体。5.并行加法器中,进位传递函数的逻辑表达式是o6.总线是一组能为多个部件的公共信息传送线路。7.不受中断允许位控制的中断源,称为o8.磁表面存储器是以作为记录信息的载体,对信息进行记录和读取的部件是9.运算器的功能是o10.CPU中,保存当前正在执行的指令的寄存器为o1

2、1.动态存储器依靠來存储信息。12.[X]补二1.1010,X的真值等于。13.指令的操作码结构设计方法有固定长度操作码和o14.在分段直接编译法中,微命令字段分成若干个小字段,尽量把组合在同一个字段中。15.定点数的加减运算中,运算结果的双符号位为11,则产生了o16.并行加法器中,进位链结构有两种,分别为和。17.1/0接U的统一编址方式是指将和统一进行编址。二、单项选择题(共20个小题,每题1分,共20分)1.下列描述中错误的是。A.外设接口是系统总线与外部设备Z间的逻辑部件。B.外设接口具有寻址功能和输入输出功能。c.外设接口与主机Z间的连接方式只有一种总线连接方法。D.外设接口与主机

3、Z间的数据传输的控制方式冇多种方式。2.CPU进入中断响应周期后,由独件自动完成以下操作A.保护断点、保存现场、开中断B.恢复断点、恢复现场、关屮断C.恢复断点、恢复现场、开屮断D.保护断点、保存现场、关屮断3.在定点数不恢复余数除法屮,描述错课的是。A.除数在B中,被除数在A、C中B.余数为正时,商为0C.算法结束时,A中存放商、C中存放余数D.重复次操作后,若余数为负,则需要恢复余数。4.下列徴述中,不能反映RTSC特征的是oA.大多数指令在一个机器周期内完成B.采用LOAD/STORE结构C.使用较多的指令数和丰富的寻址方式D.面向寄存器的结构5.卜-列存储器屮,速度最快。A.硬盘B.光

4、盘C.CACHED.半导体存储器6.指令周期是指oA.CPU从主存取出一条指令的时间B.CPU从主存取出一条指令的时间加上CPU执行该条指令所需的时间C.CPU执行一条指令的时间D.时钟周期时间7.虚拟存储器在运行时,CPU根据程序指令生成的地址是,该地址经过转换后形成—A.逻辑地址、实际内存地址B.逻辑地址、实际外存地址C.实际逻辑地址、逻辑地址D.实际外存地址、逻辑地址8.硬磁盘屮主机向磁盘控制器送出的寻址信息包括•A.驱动器号、圆柱面号、磁头号、起始扇区号、交换量B.磁头号、起始扇区号、交换量A.

5、员【柱面号、记录面号、起始扇区号、交换量B.関柱面号、磁头号、起始扇区号、交换量7.向量中

6、断的向量地址是oA.通过软件查询产生B.由中断服务程序统一产生C.由中断源硬件提供0.查中断向量表获得8.若一台计算机的机器字长为4个字节,则表明该机器()oA.能处理的数值最大为4位十进制数B.能处理的数值最多由4位十进制数组成C.在CPU中能够作为一个整体加以处理的二进制代码为32位D.在CPU中运算的结果最大为2的32次方11.CPU的主要功能是A、做算术和逻辑运算B、从主存取出一条指令C、完成指令操作码译码D、从主存取出指令,解释指令和执行该指令。12.程序访问的局部性原理是使川的依据。A.内存B.CACHEC.虚拟内存D.进程13.通道是oB、普通的接口电路。D、一种应用软件)o阶码

7、采丿IJ的编码和尾数的位数阶码的位数和尾数采用的编码B.主机系统板上的所有部件D.系统中的各个功能模块或设备A、一种管理I/O操作的的控制部件。C、一种协处理器14.浮点数的表示范围和精度分别取决于(A•阶码的位数和尾数的位数B.C.阶码的位数和尾数采用的编码D.15.内总线是用來连接。A.CPU内部的运算器和奇存器等C.主机系统板上的各个芯片16.现行奔腾机的主版上都带有Cache存储器,这个Cache存储器是A.硬盘与主存之间的缓存B.软盘与主存之间的缓存C.CPU与视频设备之间的缓存D.CPU与主存之间的缓存17.存储器的随机访问方式是指oA.nJ随意访问存储器B.按随机文件访问存储器C

8、.可对存储器进行读出与写入D.nJ按地址访问存储器任一编址单元,其访问时间相同R与地址无关18•同步控制中oA.各指令的执行时间相同B.由统一的时序信号进行定时控制C.CPU必须采用微程序控制方式D.各指令占卅的节拍数相同19.DMA方式的数据交换不是由CPU执行-•段程序來完成,而是之间建立一•条直接数据通路,即由硬件來实现的。A、CPU与主存B、外设与外设C、外设与CPUD、外设与主存20.三

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。