Altera为其基于ARM的SoC提供新支持,节省了开发时间.doc

Altera为其基于ARM的SoC提供新支持,节省了开发时间.doc

ID:27503364

大小:60.00 KB

页数:3页

时间:2018-12-04

Altera为其基于ARM的SoC提供新支持,节省了开发时间.doc_第1页
Altera为其基于ARM的SoC提供新支持,节省了开发时间.doc_第2页
Altera为其基于ARM的SoC提供新支持,节省了开发时间.doc_第3页
资源描述:

《Altera为其基于ARM的SoC提供新支持,节省了开发时间.doc》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

1、Altera为其基于ARM的SoC提供新支持,节省了开发时间  Altera公司今天宣布,使用MathWorks的业界标准工作流程,为其基于ARM的SoC提供新支持。MathWorks2014b版包括了适用于AlteraSoC的自动、高度集成、基于模型设计的设计工作流程。设计人员使用这一流程可以在高级编程环境中加速AlteraSoC中的算法设计,节省了数星期的开发时间。    MathWorks信号处理应用资深策略师KenKarnofsky说:“今天的发布极大的拓展了我们与Altera的合作,使我们的客户能够迅速方便的采用AlteraSoC带来的性能和系统级优势。工程师现在拥有

2、了非常自动化的SoC工作流程,在MATLAB和Simulink中对算法建模,采用系统测试台进行仿真,划分硬件和软件子系统,生成C和HDL代码,通过Altera设计工具和开发套件进行原型开发。”  利用高度集成的硬件和软件工作流程,编程人员面向集成在AlteraSoCFPGA中的FPGA和ARM处理器进行算法仿真、原型开发、验证和实现。设计流程自动生成FPGA、处理器系统和软件驱动之间的接口。MathWorks在两款代码生成产品中支持AlteraSoC——HDLCoder™和嵌入式Coder®工具。在单一开发环境下,工程师使用HDL编码器产生定制IP内核,配置SoC的可编程逻辑部

3、分,而嵌入式编码器用于生成运行在基于ARM硬核处理器系统上的C/C++代码。  在面向AlteraSoC的基于模型设计的环境下,设计人员可以继续使用熟悉的设计环境来加速设计过程,但不需要成为经验丰富的硬件工程师。设计人员采用AlteraSoC能够加速器件中FPGA部分的算法,而同时在ARM处理器中运行设计的其他部分。2014b版包括对Altera低成本Cyclone®VSoC的自动支持,支持CycloneVSoC开发板自动编程。  Altera嵌入式软件市场总监JoergBertholdt评论说:“我们非常高兴MathWorks能够为我们的SoC提供这一新款设计支持。我们SoC

4、有牢固的基础,基于优异的体系结构、业界标准开发工具和众多的操作系统支持。MathWorks提供的基于模型设计的流程加入到我们的SoC生态系统中,方便了设计人员的使用,使他们受益于这类器件带来的高性能和低功耗。”

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。