2013上微机原理试卷a及答案

2013上微机原理试卷a及答案

ID:27426556

大小:199.62 KB

页数:9页

时间:2018-12-03

2013上微机原理试卷a及答案_第1页
2013上微机原理试卷a及答案_第2页
2013上微机原理试卷a及答案_第3页
2013上微机原理试卷a及答案_第4页
2013上微机原理试卷a及答案_第5页
资源描述:

《2013上微机原理试卷a及答案》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、浙江工业大学期终考试命题稿2012/2013学年第二学期课程名称微机原理及应用使用班级信息学院11级教师份数2学生份数490命题人陈朋审核人命题总页数6页每份试卷需用白纸2大张命题注意事项:一、命题稿请用A4纸电脑打印,或用教务处印刷的命题纸,并用黑墨水书写,保持字迹清晰,页码完整<、两份试题必须同等要求,卷面上不要注明A、B字样,由教务处抽定A、B卷,三、命题稿必须经学院审核,并在考试前两周交教务处。浙江工业大学2012/2013学年第二学期试卷课程微机原理及应用姓名题序—二三四五%7七八九十总评计分班级学号一、

2、选择题(2分xl0=20分)1.8086指令系统的指令是(DXA、单字节指令B、双字节指令C、固定长指令D、可变长指令2.8086/8088复位后从(B)地址处开始执行程序。A、00000HB、FFFFOHC、FFFFFHD、FFF0H3.DRAM是指(B)A、随机读写存储器B、动态随机读写存储器C、只读存储器D、可擦可编程的只读存储器A、字节B、字C、双字D、八字节5.下列指令中,有语法错误的是(CiA、MOV[SI],ALB、INAL,DXC、MOV[BX+SI],78D、MOVAX,[1200]4.8086CP

3、U系统主存储器以(A)为单位编址。6.现有4Kx8位的RAM芯片,它所具有的地址线条数应是(A)条。A、12B、13C、11D、107.下列寻址方式中,段超越前缀不可省略是(B)。8.A、DS:[BX+SI]B、DS:[BP+DI]程序中连续执行PUSHAX和POPBX两条指令C、SS:[BP]D、DS:[DI]其功能相当于执行(A)指令。A、MOVBX,AXB、MOVAX,BXC、XCHGAX,BXD、XCHGBX,AX9.有一8086系统的中断向量表,在0000H:003CH单元开始依次存放34H、FEH、00H

4、和F0H四个字节,该向量对应的中断类型码和中断服务程序的入口地址分别为(CiA、OEH,34FE:OOFOHB、OEH,F000:FE34HC、OFH,F000:FE34HD、OFH,OOFOH:34FEH10.X的8位补码是10110100,则X的16位补码是(C)。A、0000000010110100B、1000000010110100C、1111111110110100D、0111111110110100二、判断题(1.5分xl0=15分)1.8086CPU的一个总线周期一般由4个状态组成。(W)2.无论是转移

5、指令还是循环控制指令,均可跳转到程序的任意位置。(X)3.8086CPU进行堆栈操作时,可依需要进行字节或字操作。(X)4.IRET指令不仅改变CS值,而且还改变IP值。(W)5.8086CPU对内部中断进行响应时,无需中断类型码便可找到相应的中断服务程序入口地址。(X)6.8259A的8个中断源的中断矢量在中断向量表中是连续存放的。(V)7.在中断发生时,CPU总是一个中断处理完再处理下一个中断。(X)8.DMA方式能处理高速外设与主存间的数据传送,高速工作性能往往能覆盖低速工作需要。因此DMA方式完全可以取代中断

6、方式。(X)9.指令“ADDAX,[BX+2000H]”是一条不带进位的加法指令,因此该指令执行后进位标志位CF将不受影响。(X)10.CPU与外部接口数据传输方式有程序传送、中断、DMA三种方式。(V)三、填空题(2分x8=16分)1.8086CPU从功能上讲,其内部结构分为执行单元EU和总线接口单元BIU两大部分。2.8086CPU的地址总线有位,可直接寻址1MB的存储空间。3.总线按其功能可分地址总线AB、数据总线DB和控制总线CB三种不同类型的总线。4.CPU在执行OUTDX,AL指令时,DX寄存器的内容送到

7、地址总线上,AL寄存器的内容送到数据总线上。1.变量定义为K1DB10HDUP(O),那么LENGTHKl=16,SIZEKl=162.8086保护断点时,堆栈的高地址单元存放在CS中,低地址单元存放在IP中。3.有两个二进制数X=01101010,Y=10001100,试比较它们的大小。(1)X和Y两个数均为无符号数;X小于Y(填大于、小于或等于)(2)X和Y两个数均为有符号的补码数。X大于Y(填大于、小于或等于)4.8086CPU中典型总线周期由4个时钟周期组成,其中T1期间,CPU输出地址信息;如有必要时,可以

8、在T3和T4两个时钟周期之间插入1个或多个TW等待周期。1.什么是逻辑地址?什么是物理地址?它们有什么关系?答:(1)逻辑地址是指程序和指令中表示的一种地址,它包括两部分,段地址和偏移地址。(2分)(2)物理地址是指CPU对存储器进行访问时实际寻址所使用的地址。(1.5分)(3)物理地址由段地址左移4位加上偏移地址所获得。(1.5分)2..设A

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。