欢迎来到天天文库
浏览记录
ID:23666911
大小:192.01 KB
页数:5页
时间:2018-11-09
《实验一--组合逻辑电路的设计与测试》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库。
1、实验一组合逻辑电路的设计与测试一、实验原理根据设计任务的要求建立输入、输出变量,并列出真值表;然后用逻辑电路代数或卡诺图化简法求出简化的逻辑表达式并按实际选用逻辑门的类型修改逻辑表达式。根据简化后的逻辑表达式,画出逻辑图,用标准器件构成逻辑电路。最后,验证设计的正确性。二、实验目的掌握组合逻辑电路的设计与测试方法。三、实验设备与器件1、+5V直流电源2、逻辑开关3、逻辑电平显示器4、直流数字电压表5、CC4011×2(74LS00)CC4012×3(74LS20)CC4030(74LS86)CC4081(74LS08)74LS54×2(CC4085)CC4001(74LS02)四
2、、实验内容1、设计用与非门及异或门、与门组成的半加器电路。(1)真值表如下表ABSC0000011010101101(2)简化逻辑表达式为(3)逻辑电路图如下1、设计一个一位全加器,要求用异或门、与门、或门实现。用四2输入异或门(74LS86)和四2输入与非门(74LS00)设计一个一位全加器。(1)列出真值表如下表。其中Ai、Bi、Ci分别为一个加数、另一个加数、低位向本位的进位;Si、Ci+1分别为本位和、本位向高位的进位。AiBiCiSiCi+10000000110010100110110010101011100111111(2)由全加器真值表写出函数表达式。(3)将上面两
3、逻辑表达式转换为能用四2输入异或门(74LS86)和四2输入与非门(74LS00)实现的表达式。(4)画出逻辑电路图如下图,并在图中标明芯片引脚号。按图选择需要的集成块及门电路连线,将Ai、Bi、Ci接逻辑开关,输出Si、Ci+1接发光二极管。改变输入信号的状态验证真值表。1、设计一位全加器,要求用与或非门实现。解:2、设计一个两个两位无符号的二进制数进行比较的电路:根据第一个数是否大于、等于、小于第二个数,使相应的三个输出端中的一个输出为“1”,要求用与门、与非门及或门实现。解:输入输出A1B1A0BOFA>BFAB1X100A1
4、B0100A1=B1A0B=(A1>B1)+(A1=B1)(A0>B0)FA
此文档下载收益归作者所有