哈尔滨工业大学威海校区_eda课程设计_乘法器_090240328_尤伟

哈尔滨工业大学威海校区_eda课程设计_乘法器_090240328_尤伟

ID:19323639

大小:985.50 KB

页数:10页

时间:2018-10-01

哈尔滨工业大学威海校区_eda课程设计_乘法器_090240328_尤伟_第1页
哈尔滨工业大学威海校区_eda课程设计_乘法器_090240328_尤伟_第2页
哈尔滨工业大学威海校区_eda课程设计_乘法器_090240328_尤伟_第3页
哈尔滨工业大学威海校区_eda课程设计_乘法器_090240328_尤伟_第4页
哈尔滨工业大学威海校区_eda课程设计_乘法器_090240328_尤伟_第5页
资源描述:

《哈尔滨工业大学威海校区_eda课程设计_乘法器_090240328_尤伟》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、2012.04.20哈尔滨工业大学(威海)信息与电气工程学院EDA课程设计实验报告无符号四位整数乘法器设计与制作EDA课程设计报告日期:2012-04-20学校及院系:哈尔滨工业大学信息与电气工程学院设计者:尤伟指导老师:王永玲职业:在校学生通讯地址:山东省威海市环翠区文化西路2号哈工大(威海)九公寓418座邮编:264209电子邮箱:15098123652@139.com电话:150981236522012.04.20哈尔滨工业大学(威海)信息与电气工程学院EDA课程设计实验报告一、设计的性质、目的和任务创新

2、精神和实践能力二者之中,实践能力是基础和根本。这是由于创新基于实践、源于实践,实践出真知,实践检验真理。实践活动是创新的源泉,也是人才成长的必由之路。1.通过课程设计的锻炼,要求学生掌握电路的一般设计方法,具备初步的独立设计能力,提高综合运用所学的理论知识独立分析和解决问题的能力,培养学生的创新精神。2.熟练使用MAX+PLUS2软件平台,掌握基本设计流程并完成所选题目的设计任务。掌握现代大规模集成数字逻辑电路的应用设计方法,进一步掌握利用计算机进行电子设计自动化(EDA)的基本方法。二、课程设计所需要的仪器1

3、、计算机一台2、实验箱EPM7128SSLC84-15芯片三、课程设计要求设计一个两个5位数相乘的乘法器。用发光二极管显示输入数值,用7段显示器显示十进制结果。乘数和被乘数分两次输入。在输入乘数和被乘数时,要求显示十进制输入数据。输入显示和计算结果显示,采用分时显示方式进行,可参见计算器的显示功能。四、设计原理本乘法器设计全部采用VHDL语言描述。总体看来,可以分为输入级、中间处理级和输出显示级三大部分。输入级实现数据的输入与寄存,中间处理级主要实现乘法运算和分时输入输出的选择,输出显示级实现对被乘数、乘数和结

4、果的显示。程序流程如下:(5)报告要求a.设计的性质、目的和任务;b.设计课题要求;c.设计的内容、电路原理和详细的设计过程;d.调试与仿真结果;e.调试中遇到的问题及解决的方法;f.详谈自己的体会、感想、建议。设计要求:设计一个具有连续乘功能的4位数相乘的乘法器。用7段显示器分时显示被乘数、乘数和计算的十进制结果。乘数和被乘数分两次输入。在输入乘数和被乘数时,要求分时显示十进制输入数据。可参见计算器的输入和显示功能。乘法器应具有连续乘功能,例如,2×3=6,再把6作为被乘数,还可以继续乘以其他数,如再乘4(相

5、当于2×3×4=6×4=24),该乘法器要求具备此功能。#设计提示(仅供参考):乘法运算通常采用移位相加方法实现,见简略示意图。输入控制乘数寄存被乘寄存相乘控制累加器结果寄存时钟显示结果存储选择器五、各模块程序设计、电路原理和仿真2012.04.20哈尔滨工业大学(威海)信息与电气工程学院EDA课程设计实验报告一、1、输入级原理:由要求可知操作数分为两次输入,故设计SHU[4]至SHU[0]依次由K3,K4,K5,K6,K7,定义,其中K3为符号位,其余四位为数据位。当K1有效时,将SHU中的数据作为被乘数输入

6、到寄存器中;当K2有效时,将SHU中数据作为乘数输入到寄存器中,CLK为脉冲控制端。当K1K2为“00”时输入被乘数,被乘数被存入寄存器。当K1K2为“01”时输入乘数,乘数被存入寄存器。并实现数据符号分离,对数据和符号单独处理。设计代码如下所示:生成模块:仿真波形从仿真结果看出当chenghao和denghao为“00”时,被乘数10101实现数符分离分别赋给A[3..0]和f1,当chenghao和denghao为“10”时,被乘数10101实现数符分离分别赋给B[3..0]和f2.结果正确。二、中间处理级

7、三、2.1数值相乘模块原理:利用移位相加原理,将上一模块输入的两个数值进行相乘操作。移位相加原理:从乘数的最低位开始,若为1,则将被乘数右端与乘数右端对齐写在下面;若为0,则将与被乘数同样位数的0写在下面。然后进行乘数的次低位,若为1,则被乘数左移一位后与上一次的结果相加;若为0,则左移一位后以全0相加。以此类推,每次若乘数相应位为1,则被乘数左移一位与前次和相加;若乘数相应位为0,则左移一位以全0与前次和相加。设计代码如下:--MAX+plusIIVHDLTemplate--Clearableloadable

8、enablablecounterLIBRARYieee;USEieee.std_logic_1164.all;USEIEEE.STD_LOGIC_ARITH.ALL;USEIEEE.STD_LOGIC_UNSIGNED.ALL;2012.04.20哈尔滨工业大学(威海)信息与电气工程学院EDA课程设计实验报告ENTITYmultiply_4_mul1ISPORT(beicheng:IN

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。