tlc5510 ad采样控制逻辑实验报告

tlc5510 ad采样控制逻辑实验报告

ID:18218183

大小:586.00 KB

页数:8页

时间:2018-09-15

tlc5510 ad采样控制逻辑实验报告_第1页
tlc5510 ad采样控制逻辑实验报告_第2页
tlc5510 ad采样控制逻辑实验报告_第3页
tlc5510 ad采样控制逻辑实验报告_第4页
tlc5510 ad采样控制逻辑实验报告_第5页
资源描述:

《tlc5510 ad采样控制逻辑实验报告》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、如何使用SignalTapII调试FPGA中AD采样控制逻辑07110401于露一、实验原理SignalTapII是QuartusII软件平台中集成的逻辑分析仪模块,同时Cyclone系列FPGA内部还嵌入了逻辑分析硬核,也即是实际负责采样并将数据发送给SignalTapII的硬件模块。该逻辑分析模块对待测节点的数据进行捕获,数据通过JTAG接口从FPGA传送到QuartusII软件中显示。使用SignalTapII无需额外的逻辑分析设备,只需将一根JTAG接口的下载电缆连接到要调试的FPGA器件。SignalTapII对FPGA的引脚和内部的连线信号进行捕获后

2、,将数据存储在一定的RAM块中。因此,需要用于捕获的采样时钟信号和保存被测信号的一定点数的RAM块(Cyclone系列FPGA带有RAM资源)。1.1系统框架FPGA和高速AD/DA模块的组成如图1,由两个模块组成:FPGA模块和高速AD/DA模块。基于此模块可以完成任意信号发生器的设计和简易示波器的设计等等实验。本模块中FPGA采用ALTERA公司的Cyclone系列EP1C3T144C8芯片,DAC芯片采用DAC0800,ADC芯片采用TI的TLC5510。图1FPGA和高速AD/DA模块框图1.2FPGA模块——tlc5510TLC5510是CMOS、8位

3、、20MSPS模拟/数字转换器(ADC),它利用了半闪速结构。TLC5510用单5V电源工作,消耗功率100mW(典型值),具有内部采样和保持电路,具有高阻抗方式的并行口以及内部基准电阻(内部基准电阻使用VDDA可以产生标准的2V满度转换范围)。半闪速结构减少了功率损耗和晶片尺寸。通过在2步过程(2-stepprocess)中实现转换,可大大减少比较器的数目。转换数据的等待时间为2.5个时钟。FPGA与TLC5510的接口电路图如图二所示:FPGA_IO1提供TLC5510工作时钟。第8页共8页FPGA_IO2~9接收TLC5510的采样数据。FPGA_IO10

4、为TLC5510提供输出使能信号OE,低电平有效。图2FPGA与TLC5510的接口电路图1.3DAC电路图2是高速DA电路部分。R619和R618电位器为DAC的参考电压调节电阻,U604B和U605B为DAC的后级滤波电路。TP601、TP602分别是两路DAC输出。图3高速DA电路1.4ADC电路图3是高速AD电路部分,包括信号调理部分和ADC。模拟电压信号从TP603输入,信号调理电路包括U607A和U607B为输出,R630为电压放大倍数调节,R634为电压偏置调节。调理电路输出信号的调节步骤:第8页共8页(1)首先,调节信号发生器的输出,使其经过两级

5、运放后的信号AIN(即NE5532的第7脚)电压幅度在0.6~2.6V之间。如果直接调节信号发生器不能满足要求,则进行如下两步;(2)调节R630使信号AIN(即NE5532的第7脚)的V-VP值为2V;(3)调节R634,同时示波器调到直流档,调节信号AIN电压范围在0.6~2.6V之间。以上三个步骤查看电压电压范围的时候,是用示波器看NE5532的第7脚的信号。【注意】:调节R630和R634要小心,不能过度旋转等野蛮操作;示波器探头接触NE5532的第7脚时一定要小心,避免短路;图4ADC电路部分二、程序分析------------------------

6、--------------------------------------------------------------------Title:TLC5510模数转换芯片驱动--Project:TLC5510--------------------------------------------------------------------------------------------File:TLC5510.vhd--Author/Designer:ningc--Organization:njnu--Lastupdate:2011/3/16第8页共8页

7、--Synthesizers:QuartusII4.0-WindowsXP--Simulators:QuartusII4.0/ModelSimSE5.8d-WindowsXP--Dependency:--------------------------------------------------------------------------------------------Discription:TLC5510精度8位,采样转换速率20MSPS,最高输入频率20MHz。--ADCLK:TLC5510的CLK--D[7..0]:ADoutputsample

8、ddata--DATA[

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。