数字频率计_课程设计报告.

数字频率计_课程设计报告.

ID:12480993

大小:857.00 KB

页数:25页

时间:2018-07-17

数字频率计_课程设计报告._第1页
数字频率计_课程设计报告._第2页
数字频率计_课程设计报告._第3页
数字频率计_课程设计报告._第4页
数字频率计_课程设计报告._第5页
资源描述:

《数字频率计_课程设计报告.》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、电气与信息工程学院数字频率计设计报告书前言摘要:在电子技术中,频率是最基本的参数之一,并且与许多电参量的测量方案、测量结果都有十分密切的关系,因此频率的测量就显得更为重要。测量频率的方法有多种,其中数字计数器测量频率具有精度高、使用方便、测量迅速,以及便于实现测量过程自动化等优点,是频率测量的重要手段之一。其原理为通过测量一定闸门时间内信号的脉冲个数。本文阐述了设计了一个简单的数字频率计的过程。关键词:频率计,闸门,逻辑控制,计数-锁存目录第一章设计目的第二章设计任务和设计要求2.1设计任务及基本要求2.2.系统结构要求第三章系统

2、概述3.1概述3.2设计原理及方案第四章单元电路设计及分析4.1时基电路4.2逻辑控制电路4.3计数电路4.4锁存电路4.5显示译码电路4.6闸门电路第五章安装与调试过程5.1电路的安装过程5.2电路的调试过程5.3出现的问题及解决办法第六章结果分析第七章收获与体会第一章元件清单第九章实现结果实物图附录A参考文献第一章设计目的:1.了解数字频率计测量频率与测量周期的基本原理;2.熟练掌握数字频率计的设计与调试方法及减小测量误差的方法。3.本设计与制作项目可以进一步加深我们对数字电路应用技术方面的了解与认识,进一步熟悉数字电路系统设

3、计、制作与调试的方法和步骤。4.针对电子线路课程要求,对我们进行实用型电子线路设计、安装、调试等各环节的综合性训练,培养我们运用课程中所学的理论与实践紧密结合,独立地解决实际问题的能力。第二章设计任务及要求:2.1设计任务及基本要求:设计一简易数字频率计,其基本要求是:1)测量频率范围0~9999Hz;2)最大读数9999HZ,闸门信号的采样时间为1s;.3)被测信号可以是正弦波、三角波和方波;4)显示方式为4位十进制数显示;5)完成全部设计后,可使用EWB进行仿真,检测试验设计电路的正确性。2.2.系统结构要求数字频率计的整体结

4、构要求如图所示。图中被测信号为外部信号,送入测量电路进行处理、测量。波形整形计数器数码显示显示u振荡电路分频器控制门数据锁存器显示译码器被测信号第三章3.1概述:频率计的基本原理是用一个频率稳定度高的频率源作为基准时钟,对比测量其他信号的频率。通常情况下计算每秒内待测信号的脉冲个数,此时我们称闸门时间为1秒。闸门时间也可以大于或小于一秒。闸门时间越长,得到的频率值就越准确,但闸门时间越长则没测一次频率的间隔就越长。闸门时间越短,测的频率值刷新就越快,但测得的频率精度就受影响。本文。数字频率计是用数字显示被测信号频率的仪器,被测信号

5、可以是正弦波,方波或其它周期性变化的信号。电子系统非常广泛的应用领域内,到处可见到处理离散信息的数字电路。数字电路制造工业的进步,使得系统设计人员能在更小的空间内实现更多的功能,从而提高系统可靠性和速度。如配以适当的传感器,可以对多种物理量进行测试,比如机械振动的频率,转速,声音的频率以及产品的计件等等。因此,数字频率计是一种应用很广泛的仪器数字集成电路广泛用于计算机、控制与测量系统,以及其它电子设备中。一般说来,数字系统中运行的电信号,其大小往往并不改变,但在实践分布上却有着严格的要求,这是数字电路的一个特点。数字集成电路作为电

6、子技术最重要的基础产品之一,已广泛地深入到各个应用领域。3.2设计原理及方案数字频率计是直接用十进制的数字来显示被测信号频率的一种测量装置。它不仅可以测量正弦波、方波、三角波和尖脉冲信号的频率,而且还可以测量它们的周期。所谓频率就是在单位时间(1s)内周期信号的变化次数。若在一定时间间隔T内测得周期信号的重复变化次数为N,则其频率为f=N/T,据此,设计方案框图如图1所示:计数电路闸门电路整形电路Fx被测信号振荡器译码显示控制电路时基电路锁存器图中脉冲形成的电路的作用是将被测信号变成脉冲信号,其重复频率等于被测信号的频率fX。,时

7、间基准信号发生器提供标准的时间脉冲信号,若其周期为1s,则们控电路的输出信号持续时间亦准确的等于1s。闸门电路由标准秒信号进行控制当秒信号来到时,闸门开通,被测脉冲信号通过闸门送到计数器译码显示电路。秒信号结束时闸门关闭,技计数器得的脉冲数N是在1秒时间内的累计数,所以被测频率fX=NHz同时由图可知数字频率计由八部分组成:时基电路,逻辑控制电路,闸门电路,整形电路,计数电路,锁存器,译码显示器和振荡电路。时基信号发生器提供标准的时间脉冲信号,其高电平持续时间为1S。闸门电路由标准时间信号进行控制,在时基脉冲的上升沿到来时闸门开启

8、,计数器开始计数,在同一脉冲的下降沿到来时,闸门关闭,计数停止计数。同时逻辑控制电路产生一个锁存信号输送到锁存器的使能端将结果锁存,并把锁存结果输送到译码器来控制七段显示器,这样就可以得到被测信号的数字显示的频率。而在锁存信号的上升沿到来时,逻辑控

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。