计数、译码、显示电路

计数、译码、显示电路

ID:78626530

大小:452.50 KB

页数:17页

时间:2022-04-20

计数、译码、显示电路_第1页
计数、译码、显示电路_第2页
计数、译码、显示电路_第3页
计数、译码、显示电路_第4页
计数、译码、显示电路_第5页
计数、译码、显示电路_第6页
计数、译码、显示电路_第7页
计数、译码、显示电路_第8页
计数、译码、显示电路_第9页
计数、译码、显示电路_第10页
资源描述:

《计数、译码、显示电路》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、计数译码显示电路一、实验目的二、实验电路与工作原理三、实验内容和要求四、实验注意事项五、实验报告要求一、实验目的掌握40161的逻辑功能及使用方法掌握译码显示电路的构成及使用方法进一步熟悉计数器输出波形的测试方法二、实验电路与工作原理74LS161的逻辑功能及使用方法译码显示电路的构成4位二进制同步加计数器表5.21.474LS161功能表74LS161的逻辑功能异步清零使能:保持/计数数据输入置数进位同步置数ET=CTT&CTPCO=Q3&Q2&Q1&Q0ETCP操作状态0xxx清除10x预置110保持11

2、1计数(p161)161的时序波形图构成任意进制计数器的方法利用同步预置清零利用异步清零优点:清零可靠输出没有毛刺缺点:1010会出现几百纳秒,引起误动作,输出有毛刺构成多位计数器的级联方法优点:简单;缺点:速度较慢六十进制计数器----串行进位(异步)六进制计数器十进制计数器特点:低位计数器的进位信号控制高位计数器的使能端----超前进位优点:速度较快;缺点:较复杂构成多位计数器的级联方法六十进制计数器----并行进位(同步)CD4511七段显示译码器TopViewDisplay灯测试灭灯锁存与74LS48管脚

3、基本兼容A3A0A1A2真值表灯测试灭灯译码输出保持锁存共阴七段显示器译码显示电路公共限流电阻三、实验内容和要求设计并组装六十进制计数(译码显示用箱内)电路——演示功能时钟=1kHz正方波观测并记录十进制计数器(即个位)输出Q0、Q1、Q2、Q3以及CP的波形,比较它们的时序关系。观测波形的方法?选做数字钟(2分)四、实验注意事项电源(VDD=+5V、VSS=地)核对无误,再接入!输出端切忌短路、线与!多余输入端——不能悬空电路图一定要标上芯片引脚号!CD40161MC14161MC14011CD4011M

4、C14511CD4511芯片管脚图1.画出十进制计数、译码、显示电路各芯片之间的连接图;2.画出十进制计数器时钟及各输出波形,标出周期,比较时序关系;3.说明实验过程中产生的故障及其解决方法;4.简述实验心得、体会与建议;5.思考题:P168---1~2五、实验报告要求下次实验移位寄存器及其应用(实验二十三)P180扩展实验6:利用CC40194和门电路设计实现环形计数器电路并用数码管显示电路输出状态

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。