模拟电路设计 基础知识(笔试时候容易遇到的题目).doc

模拟电路设计 基础知识(笔试时候容易遇到的题目).doc

ID:59374716

大小:27.50 KB

页数:4页

时间:2020-09-04

模拟电路设计 基础知识(笔试时候容易遇到的题目).doc_第1页
模拟电路设计 基础知识(笔试时候容易遇到的题目).doc_第2页
模拟电路设计 基础知识(笔试时候容易遇到的题目).doc_第3页
模拟电路设计 基础知识(笔试时候容易遇到的题目).doc_第4页
资源描述:

《模拟电路设计 基础知识(笔试时候容易遇到的题目).doc》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、1.模拟电路设计基础知识(笔试时候容易遇到的题目)1.最基本的如三极管曲线特性(太低极了点)2.基本放大电路,种类,优缺点,特别是广泛采用差分结构的原因3.反馈之类,如:负反馈的优点(带宽变大)4.频率响应,如:怎么才算是稳定的,如何改变频响曲线的几个方法5.锁相环电路组成,振荡器(比如用D触发器如何搭)6.A/D电路组成,工作原理如果公司做高频电子的,可能还要RF知识,调频,鉴频鉴相之类,不一一列举太底层的MOS管物理特性感觉一般不大会作为笔试面试题,因为全是微电子物理,公式推导太罗索,除非面试出题的是个老学究i

2、c设计的话需要熟悉的软件adence,Synopsys,Advant,UNIX当然也要大概会操作实际工作所需要的一些技术知识(面试容易问到)如电路的低功耗,稳定,高速如何做到,调运放,布版图注意的地方等等,一般会针对简历上你所写做过的东西具体问,肯定会问得很细(所以别把什么都写上,精通之类的词也别用太多了),这个东西各个人就不一样了,不好说什么了。2.数字电路设计当然必问Verilog/VHDL,如设计计数器逻辑方面数字电路的卡诺图化简,时序(同步异步差异),触发器有几种(区别,优点),全加器等等比如:设计一个自动

3、售货机系统,卖soda水的,只能投进三种硬币,要正确的找回钱数1.画出fsm(有限状态机)2.用verilog编程,语法要符合fpga设计的要求系统方面:如果简历上还说做过cpu之类,就会问到诸如cpu如何工作,流水线之类的问题3.单片机、DSP、FPGA、嵌入式方面(从没碰过,就大概知道几个名字胡扯几句,欢迎拍砖,也欢迎牛人帮忙补充)如单片机中断几个/类型,编中断程序注意什么问题DSP的结构(冯.诺伊曼结构吗?)嵌入式处理器类型(如ARM),操作系统种类(Vxworks,ucos,winCE,linux),操作系

4、统方面偏CS方向了,在CS篇里面讲了4.信号系统基础拉氏变换与Z变换公式等类似东西,随便翻翻书把如.h(n)=-a*h(n-1)+b*δ(n)a.求h(n)的z变换b.问该系统是否为稳定系统c.写出FIR数字滤波器的差分方程以往各种笔试题举例利用4选1实现F(x,y,z)=xz+yz'用mos管搭出一个二输入与非门。用传输门和倒向器搭一个边沿触发器用运算放大器组成一个10倍的放大器微波电路的匹配电阻。名词解释,无聊的外文缩写罢了,比如PCI、ECC、DDR、interrupt、pipelineIRQ,BIOS,US

5、B,VHDL,VLSIVCO(压控振荡器)RAM(动态随机存储器),FIRIIRDFT(离散傅立叶变换)或者是中文的,比如a量化误差b.直方图c.白平衡共同的注意点1.一般情况下,面试官主要根据你的简历提问,所以一定要对自己负责,把简历上的东西搞明白;2.个别招聘针对性特别强,就招目前他们确的方向的人,这种情况下,就要投其所好,尽量介绍其所关心的东西。3.其实技术面试并不难,但是由于很多东西都忘掉了,才觉得有些难。所以最好在面试前把该看的书看看。4.虽然说技术面试是实力的较量与体现,但是不可否认,由于不用面试官/公

6、司所专领域及爱好不同,也有面试也有很大的偶然性,需要冷静对待。不能因为被拒,就否认自己或责骂公司。5.面试时要takeiteasy,对越是自己钟情的公司越要这样。1.集成电路设计前端流程及工具。2。FPGA和ASIC的概念,他们的区别3。LATCH和DFF的概念和区别4。用DFF实现二分频。5。用VERILOG或VHDL写一段代码,实现消除一个glitch6。给一个表达式f=xxxx+xxxx+xxxxx+xxxx用最少数量的与非门实现(实际上就是化简)7。用VERILOG或VHDL写一段代码,实现10进制计数器。

7、8。给出一个门级的图,又给了各个门的传输延时,问关键路径是什么,还问给出输入,使得输出依赖于关键路径。9。A,B,C,D,E进行投票,多数服从少数,输出是F(也就是如果A,B,C,D,E中1的个数比0多,那么F输出为1,否则F为0),用与非门实现,输入数目没有限1.可参考各EDA厂商的开发工具2.FPGA与ASIC的可参阅各种EDA相关书籍。3.LATC是H锁存器,DFF是触发器,其电路形式完全不同。4.always@(posedgeclk)if(reset)beginsel<=1;clk1<=1;clk2<=1;

8、endelsebeginsel<=~sel;if(sel)clk1<=~clk1;elseclk2<=~clk2;end5.glitch主要发生在组合逻辑电路输出,可以加DFF输出稳定信号6,7,8,9:。。。制。2.负数与正数相乘的问题3.1010(-6)*0010(2)用补码相乘时应该进行相应的符号扩展,比如上面是4bit相乘,结果应该为8bit。这样符

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。