计算机组成原理试题2及答案.doc

计算机组成原理试题2及答案.doc

ID:58828748

大小:67.00 KB

页数:5页

时间:2020-09-24

计算机组成原理试题2及答案.doc_第1页
计算机组成原理试题2及答案.doc_第2页
计算机组成原理试题2及答案.doc_第3页
计算机组成原理试题2及答案.doc_第4页
计算机组成原理试题2及答案.doc_第5页
资源描述:

《计算机组成原理试题2及答案.doc》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、一、选择题(每题1分,共20分)1.冯.诺依曼机工作的基本方式的特点是______。A.多指令流单数据流B.按地址访问并顺序执行指令C.堆栈操作D.存贮器按内容选择地址2.若浮点数用补码表示,则判断运算结果是否为规格化数的方法是______。A.阶符与数符相同为规格化数B.阶符与数符相异为规格化数C.数符与尾数小数点后第一位数字相异为规格化数D.数符与尾数小数点后第一位数字相同为规格化数3.某机字长32位,存储容量为1MB,若按字编址,它的寻址范围是______。A.1MB.512KBC.256KD.256KB4.相联存贮器是按____

2、__进行寻址的存贮器。A.地址方式B.堆栈方式C.内容指定方式D.地址方式与堆栈方式5.单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个数常需采用______。A.立即寻址方式B.间接寻址方式C.堆栈寻址方式D.隐含寻址方式6.采用虚拟存储器的主要目的是______。A.提高主存储器的存取速度B.扩大主存储器的存储空间C.扩大外存储器的存储空间D.提高外存储器的存取速度7.CPU从主存取出一条指令并执行该指令的时间叫做______。A.机器周期B.指令周期C.时钟周期D.总线周期8.在定点运算器中,无论采用双符号

3、位还是单符号位,必须有______,它一般用异或门来实现。A.译码电路B.溢出判断电路C.编码电路D.移位电路9.寄存器间接寻址方式中,操作数处在______。A.通用寄存器B.主存单元  C.程序计数器  D.堆栈10.某一RAM芯片,其容量为1024╳8位,其数据线和地址线分别为______。A.3,10B.10,3C.8,10D.10,811.______用于保存当前正在执行的一条指令。A.缓冲寄存器B.地址寄存器C.程序计数器D.指令寄存器12.水平型微指令与垂直型微指令相比,______。A.前者一次只能完成一个操作B.后者一

4、次只能完成一个操作C.两者都是一次只能完成一个操作D.两者都能一次完成多个操作13.变址寻址方式中,操作数的有效地址等于______。A.堆栈指示器内容加上形式地址(位移量)B.程序计数器内容加上形式地址C.基值寄存器内容加上形式地址D.变址寄存器内容加上形式地址14.由于CPU的内部操作速度较快,而CPU访问一次主存所花的时间较长,因此机器周期通常用______来规定。A.主存中读取一个字的最短时间B.主存中读取一个字的最长时间C.主存中写入一个字的平均时间D.主存中读取一个字的平均时间15.为了确定下一条微指令的地址,通常采用断定方

5、式,其基本思想是______。A.用程序计数器PC来产生后继微指令地址B.通过微指令顺序控制字段由设计者指定或由设计者指定的判别字段控制产生后继微指令地址C.用微程序计数器μPC来产生后继微指令地址D.通过指令中指定一个专门字段来控制产生后继微指令地址16.CPU是包括______。A.运算器B.控制器C.运算器、控制器和cacheD.主机17.微程序控制器中,机器指令与微指令的关系是______。A.每一条机器指令由一条微指令来执行B.每一条机器指令由一段由微指令编成的微程序来解释执行C.一段机器指令组成的程序可由一条微指令来执行D.

6、一条微指令由若干条机器指令组成18.PCI总线的基本传输机制是______。A.并行传送B.串行传送C.猝发式传送D.DMA传送19.中断向量地址是______。A.子程序入口地址B.中断服务例行程序入口地址C.中断服务例行程序入口地址的地址D.主程序返回地址20.为了便于实现多级中断,保存现场最有效的方法是采用______。A.通用寄存器B.堆栈C.存储器D.外存一、填空题(每空1分,共20分)1.8位二进制补码所能表示的整数的最大值为①,最小值为②。2.广泛使用的①和②都是半导体随机读写存储器,前者比后者速度快,③不如后者高。它们断

7、电后都不能保存信息。3.双端口存储器和多模块交叉存储器属于①存储器结构,前者采用②技术,后者采用③技术。4.指令格式是指令用二进制代码表示的结构形式,通常格式中由①字段和②字段组成5.CPU周期也称为①;一个CPU周期包含若干个②。任何一条指令的指令周期至少需要③个CPU周期。6.CPU中,保存当前正在执行的指令的寄存器为①,保存下一条指令地址的寄存器为②,保存CPU访存地址的寄存器为③。7.CPU内部的总线是芯片级总线,也称为①。8.通道与CPU分时使用①,实现了②内部数据处理和③并行工作。1.①127②-1282.①SRAM②DRA

8、M③集成度3.①并行②空间并行③时间并行4.①.操作码②地址码5.①.机器周期②时钟周期③26.①指令寄存器IR②程序计数器PC③地址寄存器AR7.①内部总线8.①内存②CPU③I/O三、简答题(每题5分,

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。