第7章 中规模通用集成电路及应用.ppt

第7章 中规模通用集成电路及应用.ppt

ID:48740320

大小:2.94 MB

页数:79页

时间:2020-01-26

第7章 中规模通用集成电路及应用.ppt_第1页
第7章 中规模通用集成电路及应用.ppt_第2页
第7章 中规模通用集成电路及应用.ppt_第3页
第7章 中规模通用集成电路及应用.ppt_第4页
第7章 中规模通用集成电路及应用.ppt_第5页
资源描述:

《第7章 中规模通用集成电路及应用.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、第七章中规模通用集成电路及其应用第七章中规模通用集成电路及其应用1集成电路由SSI发展到MSI、LSI和VLSI,使单个芯片容纳的逻辑功能越来越强。一般来说,在SSI中仅是基本器件(如逻辑门或触发器)的集成,在MSI中已是逻辑部件(如译码器、寄存器等)的集成,而在LSI和VLSI中则是一个数字子系统或整个数字系统(如微处理器)的集成。采用中、大规模集成电路组成数字系统具有体积小、功耗低、可靠性高等优点,且易于设计、调试和维护。第七章中规模通用集成电路及其应用2本章知识要点:●熟悉常用中规模通用集成电路的逻辑符号、基本 逻辑功能、外部特性和使用方法;●用常用中规模通用集成电路作

2、为基本部件,恰当 地、灵活地、充分地利用它们完成各种逻辑电路 的设计,有效地实现各种逻辑功能。第七章中规模通用集成电路及其应用37.1常用中规模组合逻辑电路使用最广泛的中规模组合逻辑集成电路有二进制并行加法器、译码器、编码器、多路选择器和多路分配器等。第七章中规模通用集成电路及其应用一、定义二进制并行加法器:是一种能并行产生两个二进制数算术和的组合逻辑部件。7.1.1二进制并行加法器按其进位方式的不同,可分为串行进位二进制并行加法器和超前进位二进制并行加法器两种类型。二、类型及典型产品41.串行进位二进制并行加法器:由全加器级联构成,高位的进位输出依赖于低位的进位输入。第七章中

3、规模通用集成电路及其应用串行进位二进制并行加法器的特点:被加数和加数的各位能同时并行到达各位的输入端,而各位全加器的进位输入则是按照由低位向高位逐级串行传递的,各进位形成一个进位链。由于每一位相加的和都与本位进位输入有关,所以,最高位必须等到各低位全部相加完成并送来进位信号之后才能产生运算结果。这种加法器运算速度较慢,而且位数越多,速度就越低。5如何提高加法器的运算速度?必须设法减小或去除由于进位信号逐级传送所花费的时间,使各位的进位直接由加数和被加数来决定,而不需依赖低位进位。根据这一思想设计的加法器称为超前进位(又称先行进位)二进制并行加法器。第七章中规模通用集成电路及其应

4、用6四位二进制并行加法器的构成思想如下:2.超前进位二进制并行加法器:根据输入信号同时形成各位向高位的进位,然后同时产生各位的和。通常又称为先行进位二进制并行加法器或者并行进位二进制并行加法器。典型芯片有四位二进制并行加法器74283。由全加器的结构可知,第i位全加器的进位输出函数表达式为第七章中规模通用集成电路及其应用7当i=1、2、3、4时,可得到4位并行加法器各位的进位输出函数表达式为:令            (进位传递函数)(进位产生函数)则有第七章中规模通用集成电路及其应用由于C1~C4是Pi、Gi和C0的函数,即Ci=f(Pi,Gi,C0),而Pi、Gi又是Ai、

5、Bi的函数,所以,在提供输入Ai、Bi和C0之后,可以同时产生C1~C4。通常将根据Pi、Gi和C0形成C1~C4的逻辑电路称为先行进位发生器。8三、四位二进制并行加法器的外部特性和逻辑符号第七章中规模通用集成电路及其应用图中,A4、A3、A2、A1-------二进制被加数;B4、B3、B2、B1-------二进制加数;F4、F3、F2、F1------相加产生的和数;C0--------------------来自低位的进位输入;FC4-------------------向高位的进位输出。9二进制并行加法器除实现二进制加法运算外,还可实现代码转换、二进制减法运算、二进

6、制乘法运算、十进制加法运算等功能。四、应用举例第七章中规模通用集成电路及其应用10例用4位二进制并行加法器设计一个4位二进制并行加法/减法器。解分析:根据问题要求,设减法采用补码运算,并令A=a4a3a2a1-----为被加数(或被减数);B=b4b3b2b1-----为加数(或减数);S=s4s3s2s1-----为和数(或差数);M----------为功能选择变量.当M=0时,执行A+B;当M=1时,执行A-B。第七章中规模通用集成电路及其应用由运算法则可归纳出电路功能为:当M=0时,执行a4a3a2a1+b4b3b2b1+0(A+B)当M=1时,执行a4a3a2a1++

7、1(A-B)11可用一片4位二进制并行加法器和4个异或门实现上述逻辑功能。第七章中规模通用集成电路及其应用具体实现:将4位二进制数a4a3a2a1直接加到并行加法器的A4A3A2A1输入端,4位二进制数b4b3b2b1分别和M异或后加到并行加法器的B4B3B2B1输入端。并将M同时加到并行加法器的C0端。M=0:Ai=ai,Bi=bi,C0=0实现a4a3a2a1+b4b3b2b1+0(即A+B);M=1:Ai=ai,Bi=,C0=1,实现a4a3a2a1++1(即A-B)。12实现给定功能

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。