ICT测试盲点问题和PCB测试点设计

ICT测试盲点问题和PCB测试点设计

ID:47671782

大小:66.50 KB

页数:4页

时间:2020-01-27

ICT测试盲点问题和PCB测试点设计_第1页
ICT测试盲点问题和PCB测试点设计_第2页
ICT测试盲点问题和PCB测试点设计_第3页
ICT测试盲点问题和PCB测试点设计_第4页
资源描述:

《ICT测试盲点问题和PCB测试点设计》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、ICT测试盲点问题不可测零件或不稳定测试程序〔电容〕:1.小电容并联大电容:C1=1nf,C2=1uf (相差10倍以上),          C1《《C2,C1无法准确测量。     2.电容并联电感:需用交流电信号以相位分离法检测,但有误差,不易测出。  (电容并联小电阻):小电容300PF:标准值易偏高,较受旁路干扰,标准值易变更、不稳。〔电阻〕:电阻并联电容:因为电容之充放电效应,测量值轿标准值偏低,延迟时间不可超过500MSec重复测试不可超过5次,测试较不稳。电阻并联电阻:测量值Rx=R1*R2

2、/(R1+R2)=须修改标准值,并联电阻若有误差值,不易测试出。电阻并联电感:在直流信号源下是近似短路,所以无法被准确测出。电阻并联跳线:所有的电流皆流经跳线,所以电阻无法被测出。小电阻并联大电阻:大电阻无法量测。(相差20倍以上)〔二极管〕:二极管与电感并联:二极管无法准确测量。二极管与跳线或保险丝并联:二极管无法准确测量。齐纳二极管(ZenerDiode):量测电压为它的崩溃电压,超过系统量测范围。二极管并联二极管:无法测量,ADSYS可以用DRMode测试,可以准确量测。〔其它〕:振荡器(XTAL)功

3、能是否正常。(振荡器是以小电容方式作量测,4MHz以下可以量测漏件)IC之保护二极管并联本身或其它IC之保护二极管,致IC脚空焊或折脚无法量测。单端点之线路断线无法测试。问题点类别解 决 方 案系 新他牌电   容电解电容极性可测率100%,不漏判可测率低于50%,会漏判电容并联电感测试频率达2MHz,盲点范围较小(测Z时,测量信号避开谐振点)测试频率仅1MHz,盲点范围较大(测Z时,测量信号避开谐振点)小电容300p2MHz高频信号源较易测试除非实际线路构成测试盲点,否则测试上不成问题仅1MHz信号源,较

4、难测试小电容并联大电容电路原理盲点电路原理盲点电   阻电阻并联电容测Z有机会,并联大电容较花时间X小电阻并联大电阻测等值电阻,要靠测试精度抓大电阻问题,小电阻测得到没问题X电阻并联电感电路原理盲点电路原理盲点电阻并联跳线电路原理盲点电路原理盲点二  极  体二极管与电感并联电路原理盲点电路原理盲点二极管与跳线或保险丝并联电路原理盲点电路原理盲点齐纳二极管(ZenerDiode)电路原理盲点电路原理盲点二极管并二极管只能当作一个测,无法100%完整测试,另外一只反向测不出(aoi有解)X其   它振荡器(X

5、TAL)功能是否正常电路原理盲点电路原理盲点IC之保护二极管并联本身或其它IC之保护二极管电路原理盲点电路原理盲点单端点断线要植针才会Show出,或断线端有可测零件时会测出该组件故障,不会指示开路XPCB板如何留测试点LAYOUT规则1.虽然有双面治具,但最好将被测点放在同一面。以能做成单面测试为考虑重点。若有困难则TOPSIZE针点要少于BOTTONSIZE。2.测点优先级:Ⅰ.测试点(Testpad)  Ⅱ.零件脚(Componentlead)  Ⅲ.贯穿孔(Viahole)-->但不可Mask.3.二

6、被测点或被测点与预钻孔之中心距不得小于1.27mm(50mil)。以大于2.54mm(100mil)为佳。其次是1.905mm(75mil)。4.被测点应离其附近零件(位于同一面者)至少2.54mm。如为高于3mm零件,则应至少间距3.05mm。5.被测点应平均分布于PCB表面,避免局部密度过高。6.被测点直径最好能不小于0.7mm(28mil),如在上针板,则最好不小于1.00mm,形状以正方形较佳(圆的也可)7.空脚在可允许的范围内,应考虑可测试性,无测试点时,则须拉点。8.定位孔要求:Ⅰ. 每一片PC

7、B须有2个以上之定位孔,且孔内不能沾锡。(孔径至少3mm)Ⅱ. 选择以对角线,距离最远之2孔为定位孔。(分布于四边)9.CADGERBERFILE有否转换成CAM(FAB-MASTER)兼容程序。10.螺丝孔边距TEST-PAD至少6mm。11.每个NET是否有留TEST-PAD。12.TEST-PADSIZE锡面是否为3mil。13.TEST-PADTOTEST-PAD中心点距离至少54mil。14.TEST-PAD距板边至少5mm。15.SMDCHIP1206以上零件之PAD边缘距TEST-PAD中心至

8、少100mil。16.SMDCHIP1206以下零件之PAD边缘距TEST-PAD中心至少60mil。17.SOIC与TEST-PAD距离,若为横向至少距离50mil,直向至少距离35mil。                         50mil                                   35mil18.PCB厚度至少要0.62"(1.35mm),厚度少于此值之PCB容易板弯,需特

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。