pcb设计线路经验

pcb设计线路经验

ID:43325276

大小:53.00 KB

页数:4页

时间:2019-09-30

pcb设计线路经验_第1页
pcb设计线路经验_第2页
pcb设计线路经验_第3页
pcb设计线路经验_第4页
资源描述:

《pcb设计线路经验》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、PCB布线工程师设计的经验希望对于从事下游生产工艺段XDJM有所借鉴:必耍时也给设计人员挑点毛病!PCB布线技术…一个布线工程师谈PCB设计的经验!-般PCB基本设计流程如下:前期准备->PCB结构设计->PCB布局亠布线・>布线优化和丝印・>网络和DRC检杳和结构检杳亠制版.第一:前期准备.这包括准备元件库和原理图.“工欲善其爭,必先利其器”,要做出一块好的板子,除了要设计好原理Z外,还要画得好•在进行PCB设计乙前,首先要准备好原理图SCH的元件库和PCB的元件库.元件库可以用peotelH带的库,但一般情况下很难找到合适的,最好是H己根据所选器件的标准尺寸资料H己做元件

2、库.原则上先做PCB的元件库,再做SCH的元件库.PCB的元件库要求较高,它直接影响板子的安装;SCH的元件库耍求相对比较松,只要注盘定义好管脚屈性和与PCB元件的对应关系就行.PS:注意标准库中的隐藏管脚•之后就是原理图的设计,做好后就准备开始做PCB设计了.第二:PCB结构设计.这一步根据已经确定的电路板尺寸和各项机械定位,在PCB设计环境下绘制PCB板面,并按定位要求放置所需的接插件、按键/开关、螺丝孔、装配孔等等.并充分考虑和确定布线区域和非布线区域(如螺丝孔周围多大范围属于非布线区域).第三:PCB布局.布局说口了就是在板孑上放器件•这时如果询面讲到的准备工作都做好

3、的话,就可以在原理图上生成网络表(Design->CreateNetlist),Z后在PCB图上导入网络表(Design->LoadNets).就看见器件哗啦啦的全堆上去了,各管脚Z间还冇飞线提示连接•然后就可以对器件布局了•一般布丿』按如下原则进行:①.按电气性能合理分区,一般分为:数字电路区(即怕干扰、乂产生干扰)、模拟电路区(怕干扰)、功率驱动区(干扰源);②.完成同一功能的电路,应尽疑靠近放置,并调整各元器件以保证连线最为简洁;同时,调整各功能块间的相对位置使功能块间的连线最简洁;③.对于质量大的元器件应考虑安装位置和安装强度;发热元件应与温度敏感元件分开放置,必要时

4、还应考虑热对流措施;④.I/O驱动器件尽量靠近印刷板的边、靠近引出接插件;⑤.时钟产生器(如:晶振或钟振)要尽杲靠近用到该时钟的器件;⑥.在每个集成电路的电源输入脚和地Z间,需加一个去耦电容(•般采用高频性能好的独右电容);电路板空间较密时,也可在儿个集成电路周围加一个钮电容.⑦.继电器线圈处耍加放电二极管(1N4148即可);⑧.布局要求要均衡,疏密有序,不能头重脚轻或一头沉—需要特别注意,在放置元器件时,一定要考虑元器件的实际尺寸大小(所占面积和高度)、元器件之间的相对位置,以保证电路板的电气性能和生产安装的可行性和便利性同时,应该在保证上而原则能够体现的前提下,适当修改

5、器件的摆放,使Z整齐美观,如同样的器件要摆放整齐、方向一致,不能摆得“错落冇致”.这个步骤关系到板子整体形彖和下一步布线的难易程度,所以一点要花人力气去考虑.布局时,対不太肯定的地方可以先作初步布线,充分考虑.第四:布线.布线是整个PCB设计屮最重要的T•序.这将直接影响看PCB板的性能好坏.在PCB的设计过程小,布线-般冇这么三种境界的划分:首先是布通,这时PCB设计时的最基本的要求.如果线路都没布通,搞得到处是E线,那将是一块不合格的板子,可以说还没入门.其次是电器性能的满足•这是衡柿:一块印刷电路板是否介格的标准•这是在布通Z后,认真调整布线,使其能达到最伴的电器性能•

6、接看是美观•假如你的布线布通了,也没冇什么影响电器性能的地方,但是•眼看过去杂乱无章的,加上五彩缤纷、花花绿绿的,那就算你的电器性能怎么好,在别人眼里还是垃圾一块•这样给测试和维修带來极人的不便.布线要幣齐划一,不能纵横交错毫无章法.这些都耍在保证电器性能和满足其他个别耍求的情况卜-实现,否则就是舍本逐末了.布线时主耍按以下原则进行:①.一般悄况下,首先应对电源线和地线进行布线,以保证电路板的电气性能.在条件允许的范用内,尽量加宽电源、地线宽度,最好是地线比电源线宽,它们的关系是:地线〉电源线》信号线,通常信号线宽为:0.2~0.3mm,最细宽度可达0.05-0.07mm,电

7、源线-般为1.2-2.5mm.对数字电路的PCB可用宽的地导线组成一个回路,即构成一个地网來使用(模拟电路的地则不能这样使用)②.预先对要求比较严格的线(如高频线)进行布线,输入端与输出端的边线应避免相邻平行,以免产生反射干扰•必要时应加地线隔离,两相邻层的布线要互相垂直,平行容易产生寄生耦合.③.振荡器外壳接地,时钟线要尽量短,且不能引得到处都是.时钟振荡电路下面、特殊烏速逻辑电路部分要加人地的面积,而不应该走其它信号线,以使周围电场趋近于零;④.尽可能采用45。的折线布线,不可使用90o折线,以减小

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。