VGA图象显示控制器设计

VGA图象显示控制器设计

ID:40583717

大小:401.00 KB

页数:12页

时间:2019-08-04

VGA图象显示控制器设计_第1页
VGA图象显示控制器设计_第2页
VGA图象显示控制器设计_第3页
VGA图象显示控制器设计_第4页
VGA图象显示控制器设计_第5页
资源描述:

《VGA图象显示控制器设计》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、华北水利水电学院NorthChinaInstituteofWaterConservancyandHydroelectricPower课程设计报告题目VGA图象显示控制器设计学院信息工程学院专业通信工程学号、姓名指导教师2011-1-6摘要该论文简述了QuartusⅡ仿真软件的基本操作方法,同时介绍FPGA逻辑器件的相关知识和VHDL硬件描述语言的相关知识,在基于FPGA逻辑器件、QuartusⅡ仿真软件和VHDL硬件描述语言下,设计了VGA图象显示控制器。该VGA图象显示控制器是用模块设计并通过它们的级连实现的,具体是通过硬件电路的设计且能实现的方案来用VHDL语言对硬件电路进行

2、描述,同时把VHDL语言在QuartusⅡ中进行仿真。关键词:VGA显示控制;VHDL;QuartusⅡ;EDA6000前言在电子电路领域中,设计自动化工具已经被广大电子工程师所接受,它必将取代人工设计方法并成为主要的设计手段。目前,VHDL已经成为各家EDA工具和集成电路厂商认同和共同推广的标准化硬件描述语言,随着科学技术的迅猛发展,电子工业界经历了巨大的飞跃。集成电路的设计正朝着速度快、性能高、容量大、体积小和微功耗的方向发展,这种发展必将导致集成电路的设计规模日益增大。该论文的设计是用VHDL硬件描述语言设计出一个VGA图象显示控制器,用VHDL硬件描述语言进行编程,把VH

3、DL语言描述的VGA图象显示控制器所需的程序在QuartusⅡ软件环境下进行模拟仿真,以此来验证所设计的结果是否满足设计的要求。在结果符合要求的情况下把VHDL程序下载到FPGA器件上,利用FPGA器件内部存储器存储所需要的数据,再通过VGA接口输出到显示器上,从而达到设计的要求。VGA显示器因为其输出信息量大,输出形式多样等特点已经成为现在大多数设计的常用输出设备,FPGA以其结构的优势可以使用很少的资源产生VGA的各种控制信号。目录1设计任务书32方案论证33系统设计详述43.1VGA显示其原理43.2VGA图象显示控制器的设计原理43.3VHDL源程序43.4VHDL程序在

4、QuartusⅡ编译结果73.5QuartusⅡ时序仿真波形84配置到EDA6000实验箱85系统设计工作进程106收获和体会117参考文献11  1设计任务书1.1课程设计目的通过《EDA与数字系统设计》课程设计,使学生能够掌握FPGA应用系统的开发过程。要求学生经过课程设计的教学环节进一步理解FPGA应用系统的工作原理。使学生理解课题教学的理论内容,针对所选课题,能够按照FPGA的开发流程和VHDL语言建模、仿真、综合、下载、配置,用EDA6000试验箱上的FPGA系统实现相应功能,可以起到综合运用各种技术和知识的作用。1.2课程设计的题目、内容和要求设计题目:VGA图象显示

5、控制器设计在EDA6000实验平台上实现一个VGA图象显示控制器,利用FPGA器件内部存储器存储所需要的数据,再通过VGA接口输出到显示器上。2方案论证本控制器是把64位色彩图像存入FPGA器件的电可擦除只读存储器中,存入的数据时串行数据。由于显示器接收的R,G,B三基色信号是8位并行数据,因此要将采集的串行数据转化成并行数据,再去驱动显示器。系统总体结构示意图如下:设计方案如下:将图像控制器分为这样几个模块:通用异步收发器(UART)模块、缓存器模块和显示控制模块。其中通用异步收发器模块用于接收采集的串行数据,并将其转化为并行数据(8位);缓存器模块用于接收并行数据,接收满三个

6、并行数据再进行转发,送往显示控制模块;显示控制模块用于产生正确的行、场同步信号,并再产生R,G,B三基色信号。显示控制模块的输出信号直接连接到VGA接口,它是控制器与显示器进行通信的桥梁。3系统设计详述3.1VGA显示器原理常见的彩色显示器一般由CRT(阴极射线管)构成,彩色是由R(红),G(绿),B(蓝)3基色组成。显示采用逐行扫描的方式,阴极射线枪发出的电子束打在涂有荧光粉的荧光屏上,产生RGB三色基,最后合成一个彩色图像。从屏幕的左上方开始自左向右的扫描,每扫完一行电子束回到下一行的最左端,每行结束后电子枪回扫的过程中进行消隐。然后从新开始行扫描,消隐,直到扫描到屏幕的右下

7、方,电子书回到屏幕的左上方重新开始新的图像扫描,并且在回到屏幕的左上方过程中进行消隐,在消隐的过程中不发射电子束。每一行扫描结束时,用HS(行同步)信号进行同步;扫描完所有的行后用VS(场同步)信号进行同步。3.2VGA图象显示控制器的设计原理VGA显示器总共需要五根信号线,分别为RGB三原色信号和行同步(HSYNC)、场同步(VSYNC)信号。在通用的标准中,VGA的像素输出频率为25.175MHz,行频率是31.496KHz,场频率是59.94Hz。分辨率为640*480

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。