一种基于后台校正的时间交织adc设计与实现

一种基于后台校正的时间交织adc设计与实现

ID:35035836

大小:5.53 MB

页数:91页

时间:2019-03-16

一种基于后台校正的时间交织adc设计与实现_第1页
一种基于后台校正的时间交织adc设计与实现_第2页
一种基于后台校正的时间交织adc设计与实现_第3页
一种基于后台校正的时间交织adc设计与实现_第4页
一种基于后台校正的时间交织adc设计与实现_第5页
资源描述:

《一种基于后台校正的时间交织adc设计与实现》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、斷wII4各如故丈葦UNIVERSITYOFELECTRONICSCIENCEANDTECHNOLOGYOFCHINAI专业学位硕±学位论文MASTERTHESISFORPROFESSIONALDEGREEI■\s^JI论文题一种基于后台校正的时间交织ADC设计与实现目专业学位类别工程硕±H学号201351030427作者姓名沈晓峰指导教师罗萍教授’团晴山出4—1-一'rui^rwrW:一一—!I—!一i;?*,,irip吟独创性

2、声明本人声明所呈交的学位论文是本人在导师指导下进行的研究工?。作及取得的研究成果据我所知,除了文中特别加tu标注和致谢的地方外,论文中不包含其他人已经发表或撰写过的研究成果,也不包含为获得电子科技大学或其它教育机构的学位或证书而使用过的材料。与我一同工作的同志对本研究所做的任何贡献均已在论文中作了明确的说明并表示谢意。I201631作者签名;V么獻崎日期;年月日__论文使用授权本学位论文作者完全了解电子科技大学有关保留、使用学位论文的规定,有权保留并向国家有关部口或机构送交论文的复印件和磁盘,允许论文被查阅和借阅

3、。本人授权电子科技大学可W将学位论文的全部或部分内容编入有关数据库进行检索,可采用影印、缩印或扫描等复制手段保存、汇编学位论文。(保密的学位论文在解密后应遵守此规定)承作者签名:itcH导师签名;寺日期;2016年3月1日分类号密级注1UDC学位论文一种基于后台校正的时间交织ADC设计与实现(题名和副题名)沈晓峰(作者姓名)指导教师罗萍教授电子科技大学成都李梁高级工程师中国电科24所重庆(姓名、职称、单位名称)申请学位级别硕士专业学位类别工程硕士工程领域名称集成电路工程提交论文日期2016.03论文答辩日期2016.05学位授予单位

4、和日期电子科技大学年月日答辩委员会主席评阅人注1:注明《国际十进分类法UDC》的类号。DESIGNERANDIMPLEMENTATIONOFATIME-INTERLEAVEDADCBASEDONBACKGROUNDCALIBRATIONAThesisSubmittedtoUniversityofElectronicScienceandTechnologyofChinaMajor:MasterofEngineeringAuthor:XiaofengShenAdvisor:PingLuoSchool:SchoolofMicroelectronicsandSolid-s

5、tateElectronics摘要摘要衡量ADC性能的最主要的两个指标就是转换速率与分辨率,即速度与精度。同时,这两个指标也是ADC最主要的一对矛盾。一种实现高速采样,并且能保持其高精度的重要方法就是利用时间交织(Time-interleaved)方式来构成ADC,这种结构是利用多个相对低速的ADC进行并行交替采样来实现高速的采样率,理想状态下,整体ADC的精度相当于单通道ADC的精度,这样我们就能使用多个低速高精度ADC构成时间交织ADC来实现高速高精度ADC。然而,由于工艺原因,系统各ADC通道间存在失调、增益、时钟等多种通道失配,使得系统动态性能下降。因此,

6、需要对系统输出进行通道失配校准。论文首先对多通道时间交织ADC的工作原理进行了说明,从理论上分析了多通道时间交织ADC的失调失配、增益失配、时钟失配等非线性失配对ADC性能的影响,结合当前的研究热点,对现有的一些通道失配校准算法与方案做了介绍,分析了其优缺点。同时为了满足整体ADC功耗指标的要求,研究了低功耗流水线ADC结构。论文中研究设计了一种基于信号特征提取的盲均衡自适应时间交织误差校准算法,以及“无采保”低功耗流水线型ADC结构,最终,采用标准0.18μm1.8V电源电压1P6MCMOS工艺完成了14位500MHz双通道时间交织型ADC设计。整体ADC采用数

7、模混合方式实现对通道间失调、增益和时钟误差的后台实时校正,其中使用自适应信号处理技术估计出失调、增益和时钟误差,采用数字校正方式修正失调和增益误差,采用控制模拟延时线微调子ADC工作时钟相位方式,校正时钟网络误差,形成一个时钟误差校正的数模混合反馈环路以及失调、增益误差校正的纯数字反馈环路。对整个A/D转换器在模拟输入频率15MHz,采样频率500MSPS下,测试的SNR达到68dB,SFDR达到72dB,功耗小于900mW。关键词:时间交织A/D转换器,无采样流水线A/D转换器,失配,后台校正IABSTRACTABSTRACTTwoofthemostimport

8、antch

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。