600mbpslvds发送器设计

600mbpslvds发送器设计

ID:32625446

大小:57.70 KB

页数:7页

时间:2019-02-13

600mbpslvds发送器设计_第1页
600mbpslvds发送器设计_第2页
600mbpslvds发送器设计_第3页
600mbpslvds发送器设计_第4页
600mbpslvds发送器设计_第5页
资源描述:

《600mbpslvds发送器设计》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、600MbpsLVDS发送器设计【摘要】本文设计了一款兼容ANSI/TIA/EIA-664标准与IEEE1596.3标准的LVDSCLowVoltageDifferentialSignaling)发送器。该芯片由4路LVDS发送器构成,以N型P型开关对管电流模的方式实现、带隙基准源提供共模电压及参考电流、并加入了预加重电路以提高高数据传输速率下芯片性能。采用GSMC0.18um1P4MCMOS工艺流片验证,测试结果显示,该芯片具有277-370mV的差分输出范围,共模输出1.2-1.3V,最高数据传输速率为600Mbpso【关键词】LVDS;N/P对

2、管;预加重0引言LVDS(LowVoltageDifferentialSignaling)以其良好的抗共模干扰、较低的功耗、等特性解决了POB上点对点(point-to-point)的信号传输问题[1],只要传输介质在一定的噪声容限内能够将信号传送到接收端,接口都能有效地识别°LVDS标准也因此成为了在多种领域都能得以应用的接口标准。此外,LVDS不但不受工艺技术及水平的限制,还可以应用在不同的电源电压系统中,同时能在PCB或普通电缆上传输,因而有非常广泛的应用范围[2]。LVDS标准由美国国家半导体公司主导的TIA推出并被TIA/EIA接纳为ANS

3、I/TIA/EIA-664标准之后,又在IEEE上强力推行,借由SCI标准下子标准低功耗SCI-LVDS定义了IEEE1596.3标准[3]。国际上各大芯片厂商纷纷推出相应的芯片,但国内相关研究仍然较少,国产LVDS芯片更是难觅踪迹。本文采用标准CMOS工艺实现了一款兼容ANSI/TIA/EIA-664与IEEE1596.3标准的LVDS发送器,最高信号传输速率为600Mbps,为国内相关设计提供了参考。本文将对电路关键部分做详细介绍。1LVDS发送器构架图1LVDS发送器结构框图如图1所示LVDS接收器主要由数字部分、主电路部分、偏置电路及使能电路

4、组成。其主要功能是将标准CMOS/TTL信号转化为,共模电压1.25V、差分电压350mV的LVDS信号输出。其中数字部分主要是对输入电压的整形,增强其驱动能力,产生主电路中开关对管控制信号和预加重电路控制信号;主电路主要包括共模反馈电路、开关对管和预加重电路,以及一系列电流镜;偏置电路则产生共模反馈参考电压,以及主电路所需要的参考电流;最后使能电路则是用以产生数字部分、主电路部分以及偏置电路部分的使能信号。2数字部分电路数字部分电路包含开关对管控制信号产生电路和预加重控制信号产生电路。图2开关对管控制信号产生电路上图为开关对管控制信号产生电路。将输

5、入信号Vin经过三级反相器整形之后,一路经过一级常通传输门和一级反相器再与ENB使能信号经过或非门产生Vinp开关对管中P型MOS管的控制信号;另一路经过两级反相器再与ENB使能信号经过或非门产生Vinn开关对管中N型MOS管的控制信号。要使电路能够正确有效地识别出输入高低电平,输入信号高电平必须在2.0V以上,低电平必须在0.8V以下,这是兼容TTL信号输入的关键,在单路信号转换为差分信号之前所经过的反相器的级数和尺寸决定了识别电平。同时为了使两路控制信号延迟一致,采用了添加一级常通传输门的做法。图3预加重电路控制信号产生电路将输入信号Vin经过4

6、级反相器后的Ain及5级反相器后的Bin取出,各自经过一级反相器及常通传输门再与原信号Ain/Bin经过与非门再将这两路的结果经过与非门产生A再经过一级反相器产生B,从而产生在Vin翻转时产生脉冲的预加重电路控制信号。在这里脉冲信号的位置以及宽度都是需要注意的地方。由于信号的翻转速度的大小决定了这个宽度不能太窄也不能太宽,太窄效果不明显,太宽会带来过冲现象,所以反复的仿真修改还是很必要的。经验表明脉冲信号的起始点要尽量同步于信号开始要翻转的点。不易过早,过早会带来不希望的过冲,太晚也会有过冲,与此同时预加重电流的大小也应作相对应的改变。3主体电路主电

7、路主要包括共模反馈电路、开关对管和预加重电路,以及一系列电流镜。发送器的驱动电路通常有两种结构。图4主模块电路它们的区别在于开关对管的形式,一种采用NMOS和PMOS互补的形式,其优点是漏电流小,布线容易,缺点是很难控制输出端使其出现高阻态[4-5];另一种采用全NMOS的形式,优点是布局容易,且易在输出端实现高阻态,缺点是布线上很难髙度匹配,且在信号转换过程中有可能存在较大的漏电流[6-7]o在这里我们选用NMOS和PMOS互补的形式,主模块电路图如图4O图4中包括共模反馈电路、开关对管和预加重电路,以及一系列电流镜。共模电压用两颗串联的大电阻采样

8、。以开关对管为主体,电流源分三类且NMOS电流镜和PMOS电流镜对称,从左到右为反馈电流、偏置电流、预加重电

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。