欢迎来到天天文库
浏览记录
ID:14431768
大小:42.50 KB
页数:14页
时间:2018-07-28
《基于pci总线的软件无线电数字信号处理系统》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库。
1、基于PCI总线的软件无线电数字信号处理系统pdf文档可能在WAP端浏览体验不佳。建议您优先选择TXT,或下载源文件到本机查看。电子测量技术第30卷第9期坠望:墨兰呈些堡竺!垒塑竺!!竺!型三!!竺壁型!些兰!!!!!!篁!旦基于PCI总线的软件无线电数字信号处理系统黄群波陈星(北京航空航天大学电子信息工程学院北京l00083)摘要:软件无线电由于j£硬件结构通用、功能灵活、软件改进和升级方便等优点,成为未来移动通信发展的戈键技术之一。本文介绍了一种基于PcT总线的软件无线电数字信号处理系统硬件实
2、验平台的设汁方案,讨论了硬件宴验平台各部分的组成,具体器件的选型以及各部分硬件电路的设计。平台上使用了TI公司的TMs320c6713B浮点DsI)和ALTERA公司的cyclone系列FPGA,能够实现高速的数据处理和软件的町重配置。主机与平台之间通过PcI总线实现高速的通信。实验表明,该平台具有很强的通用性和灵活性,可以直接应用于软件无线电系统,市场前景较为广阔。关键词:软件尤线电;数字信号处理器;现场可编程门阵列;PcI中图分类号:TN919文献标识码:AD碴italsi印alproces
3、singsystemofsoftwareondefinedradiobasedHua工lgQunboPCIbusChenXiⅡg(sch∞l0fElectronicsandInfortnadonEr培ineenng,Be|hatlgUnjverslly,B两lIlg100083)Ahtr疵:I扫rightmdioh孙bcc。mcofgeneralhardwarearchitccturcnexiblefunctionaⅡdc。nvenientso壬twareupdating,soft、varede
4、firledoneofthekeytec}1Ilologiesin瑚bbilec。InInunicationfield.Weproposeahardwaredesignfofdigitalsignalpr。cessingsystemf。Tsoftwaredefmedradioandalsomtroduce出eselectionofeachdevicescoⅡlpanyandascomponentsofeachpart,thespccificw℃llaseachpartofhardwaredesi
5、grLWeadoptTMS320C6713BfIoatjngDSPofncycloneseriesFPGAofpClALⅡⅡHcompa“ywhichhelpMhievchighs即一dat8processjonandsoftWarere_con矗gurationverjfythatthfbusrealizedtheconmlunicationbetwccnhardwarcplatforrnandthehostc。mputer.Experimentscanplatfoml{sunjversala
6、ndflexib】e,andbedirectlyusedins。ftwaredefinedradiosystenKe州坩啦:∞ftⅥqredennedradio;DSP;FPGA}PCIO引言现,DsP负责整个系统的调度和管理。FP(;A和DsP之间通过两种方式来交换数据,一种是通过双口RAM来实现,另一种是将FPGA映射到DSP的存储空问。DSP外围使用高速大容量的sDRAM和SBSRAM作为主存储器,FLAsH用于保存系统的默认加载程序和非易失性的数据。DSP通过PCI桥接芯片实现与主机之间
7、的通信。软件无线电通常指的是采用固定不变的硬件平台而通过软件的改变来实现其灵活性的无线电通信系统。投资商可以在通用的可扩展的硬件平台上,通过开发新的软件来满足用户或市场的新要求,适应不断发展的技术进步。目前一些软件无线电硬件平台都是以单一处理器为核心的,其缺点是系统处理速度慢、平台的灵活性不够。本文提出了一种基于PCI总线的,以DSP为主处理器,FP(遗为协处理器的软件无线电高速数字信号处理系统硬件实验平台”2。∞吲FIFo目FPGA』Con【Io【q1系统方案设计系统的硬件实验平台框图如图l所
8、示,中频信号和数字信号之间的转换由高速的ADc和DAc实现,FIFo用于缓冲数据,FPGA负责数据的处理和核心算法的实回钭皿净柱斟亟巫胁图1系统硬件实验平台框图143?万 方数据2系统的电路实现2.1TMs320c6713B与Is6lsPl2836的电路连接关系如图2所示。DsP及其外围存储电路DSP采用TI公司的TMs320c6713王3(;DP225处理器,主时钟频率为225MH2,外部总线频率为100MHz,内部具有4kB的一级程序缓存,4kB的一级数据缓存,256TM野20c67l弼Is
此文档下载收益归作者所有