欢迎来到天天文库
浏览记录
ID:46261377
大小:947.89 KB
页数:38页
时间:2019-11-22
《硬件描述语言与EDA技术实验指导书》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库。
1、硬件描述语言与EDA技术实践(编写人陈先朝)第一部分:组合逻辑电路设计、仿真和下载验证实践项目性质:综合训练所涉及课程:电路分析、数字电子技术基础、硬件描述语言与EDA技术一、实践目的:1•学习和初步掌握QuartusII软件的基木操作;2.通过3—8译码器的设计,掌握组合逻辑电路的设计方法,掌握其静态测试的方法;3.初步了解可编程器件设计的全过程,掌握原理图的设计方法。二、实践步骤:说明:木实践步骤较概要地介绍altera公司QuartusII6.0版木软件的基本操作步骤,由于版木的不同,所介绍的界面可能会与其他版木的界面有所不同,请注意甄别。下载所选的芯片是附录IV
2、的EL-EDA_VI型实验箱芯片,不同的实验箱,芯片是不一样的,当然分配管脚的信息也不一样,设计时要先确认用哪一种实验箱,木实践室共有3种实验箱(详见附录iriV)o读者在通过木实践后,将对Quartusll软件及CPLD/FPGA的设计与应用有一个比较完整的概念和思路。但因篇幅有限,仅仅介绍了QuartusII软件的最基本、最常用的一些基本功能,更详细的使用,请参阅该软件的专门书籍。相信读考在熟练使用本软件以后,你定会发现该软件还有好多非常方便、快捷、灵活的设计技巧与开发功能。1>打开QuartusII软件。2、选择路径。选择File/NewProjectWizard
3、,指定工作bl录,指定工程和顶层设计实体名称。每设计一个项1=1,都应指定一个相应的日录,便于管理,因为在后面的编译、仿真与验证过程中,会产生许多相关文件。单击“Next”。注意:工作目录名、工程名、文件名不能有中文,也不能与库中已有的基本器件名相同,否则编译会出错。3、添加设计文件。如果有已经建立好的VHDL或者原理图等文件可以在Filename屮选择路径然后添加,或者选择AddAll添加所有可以添加的设计文件(.VHDL,.Verilog,原理图等)。如果没有直接点击“Nex「等建立好工程后再添加也可。这里我们暂不添加。NewProjectWizard:AddFil
4、es[page2of5]Selectthedesignfilesyouwar*toirdudeintheprojectClickAddAlltoaddalldesignHesm如projectdiredoiytotheprotectNoteyouconolwoytadddesignfilestotheprotectlaterSpecrfythepothnamesanynornletoultlibrones(jeerUbrones5、Next>6、Finish7、収消4、选择FPGA器件。在Family中选择Cyclone,Availabledevice选择EP1C18、2Q240(EL-EDA_VI型教学实践系统所用的芯片)。点击“Next”。5、选择外部综合器、仿真器和时序分析器。QuartusII支持外部工具,可通过选中来指定工具的路径。这里我们不做选择,默认使用QuartusII口带的工具。6、结束设单击"Next",弹出“工程设置统计临口,上面列出了工程的和关设置情况。最后单击“Finish",结束工程设置。NewProjectWizard:Summary[page5of5]WhenyoudickFinish,theprojectwillbecreatedwiththefollowingsettingsProjectdirea9、oiyD7myprj/Projectname:decode3.8Top-leveldesignentity:decode3_8Numberoftilesedded0Numberofuserlibrariesadded:0DeviceassignmentsFamilyname:CydoneDevice:EP1C12Q240C8EDAtools:Designentry/synthesisSimulation:Timinganalysis10、加。也可通过选择ProjectAddRemoveFilesInProject来添加外部文件。此处,选择FileNewDeviceDesignFilesBlockDiagramSchmaticFile,即是用原理图方式进行设计。8、添加文件到工程中。点击“00并选择FileSaveAs,选择和工程相同的文件名。点击“保存”,文件就被添加进当前的工程当中。原理图的文件名后缀件“.bdT。9、原理图建立完毕。这时,可以开始在原理图上进行设计了。提示:用户可以在打开QuartsII后直接建立原理图或者VHDL文件,选择SaveAs,
5、Next>
6、Finish
7、収消4、选择FPGA器件。在Family中选择Cyclone,Availabledevice选择EP1C1
8、2Q240(EL-EDA_VI型教学实践系统所用的芯片)。点击“Next”。5、选择外部综合器、仿真器和时序分析器。QuartusII支持外部工具,可通过选中来指定工具的路径。这里我们不做选择,默认使用QuartusII口带的工具。6、结束设单击"Next",弹出“工程设置统计临口,上面列出了工程的和关设置情况。最后单击“Finish",结束工程设置。NewProjectWizard:Summary[page5of5]WhenyoudickFinish,theprojectwillbecreatedwiththefollowingsettingsProjectdirea
9、oiyD7myprj/Projectname:decode3.8Top-leveldesignentity:decode3_8Numberoftilesedded0Numberofuserlibrariesadded:0DeviceassignmentsFamilyname:CydoneDevice:EP1C12Q240C8EDAtools:Designentry/synthesisSimulation:Timinganalysis10、加。也可通过选择ProjectAddRemoveFilesInProject来添加外部文件。此处,选择FileNewDeviceDesignFilesBlockDiagramSchmaticFile,即是用原理图方式进行设计。8、添加文件到工程中。点击“00并选择FileSaveAs,选择和工程相同的文件名。点击“保存”,文件就被添加进当前的工程当中。原理图的文件名后缀件“.bdT。9、原理图建立完毕。这时,可以开始在原理图上进行设计了。提示:用户可以在打开QuartsII后直接建立原理图或者VHDL文件,选择SaveAs,
10、加。也可通过选择ProjectAddRemoveFilesInProject来添加外部文件。此处,选择FileNewDeviceDesignFilesBlockDiagramSchmaticFile,即是用原理图方式进行设计。8、添加文件到工程中。点击“00并选择FileSaveAs,选择和工程相同的文件名。点击“保存”,文件就被添加进当前的工程当中。原理图的文件名后缀件“.bdT。9、原理图建立完毕。这时,可以开始在原理图上进行设计了。提示:用户可以在打开QuartsII后直接建立原理图或者VHDL文件,选择SaveAs,
此文档下载收益归作者所有