资源描述:
《微机原理与接口技术试验报告》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库。
1、微机原理与接口技术实验报告题目8086电子时钟设计学生姓名戎君楠学号20131334045院系电子信息与工程学院专业通信工程指导教师乔杰二O一五年六月二十四日-1、电子时钟功能介绍可调整运行的电子钟具有三种工作状态:"P.”状态、运行状态、调整状态。(1)“P.”状态:依靠上电进入,在此状态下,按B,C,D键均无效,按A键有效,进入运行状态。(2)运行状态:按奇数次A键进入,在此状态下,按B,C,D键均无效,只有按A键有效,按下A键后,退出运行状态,进入调整状态。(3)调整状态:按偶数次A键进入,在此状态下,按A,B,C,D键均有效。如按下A键,则退出调整状态,进入运行状态;
2、按下B,C,D键,则分别对时、分、秒加1,调整结束后必须按A键,即可退出调整状态,进入运行状态口基本功能要求:“P.”稳定地显示在LED显示器的最左端数码管上,无A键按下(在“P.”状态下,按下B,C,D键无效),则不进入电子钟的运行状态,继续显示“P.”。按下A键后,电子钟从当前的设定值开始走时。再次按下A键后,电子钟退出运行状态,进入调整状态,利用B,C,D键把电子钟的显示时间修改为当前实时时间,时间修改正确后可再次按下A键,电子钟则退出调整状态,进入运行状态.2、电子时钟系统总体方案设计2.1方案比较方案一:利用AT89S52单片机内部的定时/计数器进行中断定时,配合软
3、件延时实现时、分、秒的计时:AT89S52的PO口和P2口外接LED数码管构成显示器;P1口外接四个按键A,B,C,D构成键盘电路。如图2-1所示。图2-1AT89S52单片机设计方案框图方案二:以8086微处理器作为CPU,8253做定时计数器产生时钟脉冲,8255A做可编程并行接口,接LED显示时钟和扩展调整按键。如图2-2所示。13-图2-2以8086为CPU设计方案框图2.2方案选择就方案一用单片机来设计电子时钟,从主要芯片耗材上来说比方案二要少,但是用单片机来设计电子时钟,需要做的其他模块,如单片机最小系统,相对方案二要复杂很多,而且就程序上的编写来说,方案二也比方
4、案一简单。因此,本设计采用方案二来做。3、电子时钟的工作原理3.1实现时钟计时的基本方法利用8253的16位可编程定时/计数器及8086中断系统实现时钟计数。(1)计数初值计算:选用8253的定时/计数器1,把定时器设为工作方式2.输入250kHz,输出200Hz,定时时间为5-,则计数溢出200次即得时钟计时最小单位一秒.(2)采用中断方式进行fly出次数累计,计满200次为秒计时((1秒);(3)从秒到分和从分到时的计时是通过累加和数值比较实现。8253的初始化程序段:设置8253,t1,方式2,输入250kHz,输出200Hzamovdx,233hmovax,1250m
5、ova1,74houtdx,aloutdx,almovaLahmovdx,231houtdx,al3.2电子钟的时间显示电子钟的时钟时间在六位数码管上进行显示,因此,在内部RAN中设置显示缓冲区共6个单元。3.3电子钟的启、停及时间调整电子钟设置4个按键通过程序控制来完成电子钟的启、停及时间调整A键控制电子钟的启、停:B键调整时C键调整分13-D键调整秒4、硬件设计4.1硬件设计电路图4.1.1主电路模块主电路模块由8086,8253,8255A构成,电路如图4-1所示。4-1主电路模块电路4.1.2LED显示模块显示部分由6个LED组成,用8255A的A口作LED的段码输出
6、口,B口作六个LED数码管的位控输出线。电路如图4-213-4-2显示模块电路4.1.3按键模块四个按键A,B,C,D分别完成各自功能,由8255A的C口控制。电路如图4-34-3按键模块电路4.2硬件设计所用芯片介绍在本系统中,8086工作在最小模式下。负责对8259,8253等芯片进行工作方式控制和数据处理,对时钟信号进行响应并控制led数码管进行显示。1.AD7~AD0(双向。三态) 为低8位地址/数据的复用引脚线。采用分时的多路转换方法来实现对地址线和数据线13-的复用。在总线坐骑的T1状态。这些银线表示为这些银线用作株距总线。可见对复用信号使用时间来加以划分的。它
7、要求在T1状态线出现低8位地址时,用地址锁存器加以锁存。这样在随后的T状态,即使这些线用作数据线,而第8位地址线的地址在个体却被记录保存下来,并送到地址总线上。在DMA方式时,这些银线被浮置为高阻状态。 2.A15~A8(输出,三态) 为8位地址线。在读写存储器或外设端口色中个总线周期内,都作为地址线输出高8位地址。 在DMA方式时,这些引线被浮置为高阻。 3.A19/S6~A16/S3(输出。三态) 为地址/状态服用引脚线,在总线周期的T1状态,这些线表示为最高4位的地址线,在总线周期的其他T