单片机原理及接口技术试题

单片机原理及接口技术试题

ID:12049736

大小:29.50 KB

页数:9页

时间:2018-07-15

单片机原理及接口技术试题_第1页
单片机原理及接口技术试题_第2页
单片机原理及接口技术试题_第3页
单片机原理及接口技术试题_第4页
单片机原理及接口技术试题_第5页
资源描述:

《单片机原理及接口技术试题》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、单片机试题带答案一、填空题(每空格1分,共10分)1.MCS—51布尔处理机的存储空间是_______。2.P2口通常用作_______,也可以作通用的I/O口使用。3.若由程序设定RS1、RS0=01,则工作寄存器R0~R7的直接地址为______。4.8051的堆栈区一般开辟在_______。5.所谓寻址,其实质就是_______。6.存储器映象是_______。7.定时器中断请求发生在_______。8.中断响应时间是指______。9.通过CPU对I/O状态的测试,只有I/O已准备好时才能进行I/O传送,这种传送方式称为_______。10.在中断服务程序中现场保护

2、和现场恢复期间,中断系统应处在____状态。二、单项选择题(在每小题的四个备选答案中,选出一个正确答案,并将正确答案的序号填在题干的括号内。每小题1分,共10分)1.MCS-51单片机复位操作的主要功能是把PC初始化为()。A.0100HB.2080HC.0000HD.8000H2.若单片机的振荡频率为6MHz,设定时器工作在方式1需要定时1ms,则定时器初值应为()。9A.500B.1000C.216-500D.216-10003.定时器1工作在计数方式时,其外加的计数脉冲信号应连接到()引脚。A.P3.2B.P3.3C.P3.4D.P3.54.当外部中断请求的信号方式为

3、脉冲方式时,要求中断请求信号的高电平状态和低电平状态都应至少维持()。A.1个机器周期B.2个机器周期C.4个机器周期D.10个晶振周期5.MCS-51单片机在同一优先级的中断源同时申请中断时,CPU首先响应()。A.外部中断0B.外部中断1C.定时器0中断D.定时器1中断6.定时器若工作在循环定时或循环计数场合,应选用()。A.工作方式0B.工作方式1C.工作方式2D.工作方式37.MCS-51单片机的外部中断1的中断请求标志是()。A.ET1B.TF1C.IT1D.IE18.下列标号中,正确的标号是()。A.1BT:B.BEGIN:C.ADD:D.STAB31:9.串行

4、口每一次传送()字符。A.1个B.1串C.1帧D.1波特三、简答题(每小题4分,共20分)91.如何正确使用P3口?2.简述累加器的ACC的作用。3.简述寄存器间接寻址方式及其寻址范围。4.简述MCS-51单片机的中断入口地址。5.简述串行数据传送的特点。1、MCS-8051系列单片机字长是8位,有40根引脚,96系列字长是16位。单片机的特点有体积小、价格低、功能全。2、8051单片机的存储器的最大特点是指令存储器与数据存储器分开编址,Px并行口的地址是与数据存储器统一编址的,或者说属于该存储器。3、8051最多可以有4个并行输入输出口,最少也可以有1个并行口,即P1。P

5、3常需复用作串行通信、外部中断、外部计数脉冲和读写控制信号。4、ALE信号的作用是低8位地址锁存。5、8051复位后,PC=0H。若希望从片内存储器开始执行,EA脚应接高电平,PC值超过0FFFH时,8051会自动转向片外存储器继续取指令执行。6、8051的C/T是加(加或减)计数的。97、8051的中断向量表在3H、0BH和13H、1BH、23H。8、MOVA,40H指令对于源超作数的寻址方式是直接寻址。10、将CY与A的第0位的非求或的指令是ORLC,/ACC.0,若原A=0,执行后A=0。2、已知A=0F8H,当执行ADDA,#0A9H指令后,PSW中的OV、CY、A

6、C、P各为多少?若是有符号数,A中的结果用十进制表示是多少?(共5分)[解答]OV:0、CY:1、AC:1、P:1A:-95单片机试题参考答案一、填空题(每空1分,共10分)1.00H~7FH2.高8位地址线3.08~0FH4.用户RAM区5.如何确定操作数的单元地址6.存储器在整个存储空间的地址范围7.定时时间到8.从查询中断请求标志位到转向中断区入口地址所需的机器周期数99.程序查询方式10.关中断二、单项选择题(每小题1分,共10分)1.C2.C3.D4.A5.A6.C7.D8.D9.A10.B三、简答题(每小题4分,共20分)1.要点:(1)说明P3口有第一功能和第

7、二功能的使用。(2)P3口的第二功能各位线的含义。(3)使用时应先按需要选用第二功能信号,剩下的口线才作第一功能I/O线用。(4)读引脚数据时,必需先给锁存器输出“1”。2.(1)8位专用寄存器。(2)运算时存放一个操作数。(3)运算后存放运算结果,所以称它为累加器。3.(1)寄存器中存放的是操作数的地址,操作数是通过寄存器间接得到,这种寻址方式称为寄存器间接寻址方式。(2)寻址范围:①内部RAM低128单位,形式@Ri(i=0,1)。②外部RAM64K使用DPTR作间址寄存器,形式为@DPTR。94.中断入口地址

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。